英特尔,或将放弃混合架构
本文由半导体产业纵横(ID:ICVIEWS)综合
预计将于2027年发布的Razer Lake将是采用异构P核和E核设计的最后一代产品。
虽然有关英特尔即将推出的 Nova Lake 和 Panther Lake 架构的传闻才刚刚浮出水面,但围绕该公司长期路线图的猜测已然升温。据ITHome援引Notebookcheck报道,一份英特尔路线图显示,该公司可能会在 2028 年推出 Titan Lake 处理器系列——届时可能会完全放弃 P 核,转而采用多达 100 个 E 核。
正如报告所指出的,Titan Lake 很可能标志着英特尔从异构 P 核和 E 核配置转向统一核心架构,该架构可能基于 Nova Lake 更大的 Arctic Wolf E 核。
P型核心与E型核心的区别
P 核中的“P”代表性能。顾名思义,这些是英特尔开发的高性能内核。然而,它们也是两者中更强大的,它们需要最多的能量,但能够处理最艰巨的任务。这些内核还以相对更高的时钟速度运行,并具有更大的缓存,使 P 核更容易快速完成繁重的任务。
可以将 P 核心视为 Intel CPU 上的“主力”核心,因为这些核心执行大多数任务并处理大多数指令。P 核心具有卓越的单线程性能。因此,它们是大多数单线程任务(尤其是游戏)的首选核心。P 核心是多线程的(一个 P 核心可以处理两个线程)。
P核心的主要用途是处理要求苛刻的计算和资源密集型任务,例如游戏、应用程序(CAD、视频编辑、3D 建模等)和类似程序。所有繁重的工作负载和需要复杂计算的任务都会使用 P 核心。P 核还具有更高的时钟速度(包括基本和加速)。
将英特尔E 核心称为英特尔家族的新成员会更容易,因为英特尔 P 核心与我们迄今为止在英特尔使用的核心基本相同。E 核心中的字母“E”代表效率,表明这些核心是为省电和节能性能而创建的。
与P 核心不同,英特尔开发了 E 核心来处理不需要太多处理能力的常规和重复性后台任务。这减轻了 P 核心的负担,并有助于提高 P 核心的性能和效率。
即使是在时钟方面,E 核的时钟速度也比 P 核小,功率也较低。与 P 核不同,E 核不支持多线程。
对于第 12 代 (Alder Lake)、第 13 代 (Raptor Lake) 和第 14 代 (Raptor Lake Refresh) CPU,英特尔使用 Gracemont 微架构设计了 E 核心。这是英特尔开发的 Tremont 技术的后继者。
E 核主要处理不需要大量处理能力的后台和重复任务。这将减轻 P 核的负担,使它们能够高效地处理复杂任务。大多数后台任务、通知服务、始终在线服务和其他节能任务都使用 E 核。
P 核支持多线程(或按英特尔术语称为超线程)。因此,对于 CPU 中的每个 P 核,您都会获得双倍的线程数。E 核不支持多线程。CPU 中 P 核的基本时钟和加速时钟通常都高于相应的 E 核。这样,P 核可以快速处理密集型任务,而 E 核则更节能。
这一转变可以提高单位面积性能 (PPA) 和每瓦性能 (PPW)。报告称,采用 14A 工艺也有望有助于控制热设计功耗 (TDP)。
与此同时,放弃混合设计可以让英特尔简化其架构并降低成本,这是该公司面临持续财务挑战的一个重要因素。
Notebookcheck 补充道,这一方向与 CPU 和 SoC 领域的更广泛行业趋势相一致。AMD 的 Ryzen Strix Point APU 已经结合了 Zen 5 标准核心和紧凑核心,而联发科从 Dimensity 8400 开始采用了全大核心 1+3+4 的配置,完全取消了效率核心,正如报告指出的那样。
此外,路线图进一步表明,预计将于 2027 年发布的 Razer Lake 将是采用异构 P 核和 E 核设计的最后一代产品。据报道,它将采用 Griffin Cove P 核与 Golden Eagle E 核的组合,作为 Nova Lake 的小幅更新,后者预计将于 2026 年发布。
英特尔推进 Panther Lake 和 Nova Lake 开发
英特尔计划在2025年末提高Panther Lake(首款基于其18A工艺打造的处理器)的产量。与此同时,据TechPowerUp和SemiAccurate报道,英特尔的“Nova Lake-S”客户端CPU已在台积电位于中国台湾的2纳米晶圆厂流片。报告显示,几周前在台积电N2节点上完成了计算模块的流片,这表明Nova Lake-S很可能将同时集成英特尔的18A工艺和台积电的2纳米工艺。报告还指出,这一进展表明Nova Lake仍有望在2026年下半年发布。
*声明:本文系原作者创作。文章内容系其个人观点,我方转载仅为分享与讨论,不代表我方赞成或认同,如有异议,请联系后台。